Magna Concursos

Foram encontradas 12.757 questões.

3255731 Ano: 2013
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: IBFC
Orgão: EBSERH
Provas:

A tecnologia das memórias denominadas DDR SDRAM tem sido adotada de forma intensa no mercado devido:

 

Provas

Questão presente nas seguintes provas
3255730 Ano: 2013
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: IBFC
Orgão: EBSERH
Provas:

Barramento de Entrada/Saída mais comum de ser utilizado nos dias atuais para conectar periféricos tais como placa e vídeo:

 

Provas

Questão presente nas seguintes provas
3255729 Ano: 2013
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: IBFC
Orgão: EBSERH
Provas:

Identificar, na relação abaixo, somente os componentes clássicos de uma placa-mãe:

(1) BIOS

(2) Ponte Norte (NorthBridge)

(3) Ponte Oeste (WestBridge)

(4) Soquetes para Memória

 

Provas

Questão presente nas seguintes provas
3255728 Ano: 2013
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: IBFC
Orgão: EBSERH
Provas:

Quanto ao RAID (Redundant Array of Independent Drives), analise as afirmativas abaixo, dê valores Verdadeiro (V) e Falso (F) e assinale a alternativa que apresenta a sequencia correta de cima para baixo.

( ) RAID-0 suporta o “hot-swapping” nativamente.
( ) Para a implementação do RAID-1 são necessários no mínimo dois discos.
( ) RAID-1 é o nível de RAID que implementa o espelhamento de disco, também conhecido como mirror.

 

Provas

Questão presente nas seguintes provas

Quanto a arquitetura RISC e CISC, assinalar (F) Falso ou (V) Verdadeiro, para cada afirmação e depois assinalar a alternativa com a sequência correta:

( ) RISC possui maior quantidade de instruções do que o CISC.

( ) RISC possui menor quantidade de registradores do que o CISC.

( ) CISC utiliza em larga escala de pipelining, ao contrário do RISC.

 

Provas

Questão presente nas seguintes provas
3157091 Ano: 2013
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: CESPE / CEBRASPE
Orgão: MJSP
Provas:
A B C S
0 0 0 0
0 0 1 0
0 1 0 1
0 1 1 1
1 0 0 0
1 0 1 0
1 1 0 0
1 1 1 1

Considerando a tabela verdade de um circuito combinacional digital, com entradas A, B e C e saída S, apresentada acima, julgue o item seguinte.

A expressão lógica mínima para a tabela apresentada, na forma produto de somas, é dada por S = B . (!$ \overline{A} !$ + C).

 

Provas

Questão presente nas seguintes provas
3157090 Ano: 2013
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: CESPE / CEBRASPE
Orgão: MJSP
Provas:
A B C S
0 0 0 0
0 0 1 0
0 1 0 1
0 1 1 1
1 0 0 0
1 0 1 0
1 1 0 0
1 1 1 1

Considerando a tabela verdade de um circuito combinacional digital, com entradas A, B e C e saída S, apresentada acima, julgue o item seguinte.

A expressão lógica mínima para a tabela apresentada, na forma soma de produtos, é dada por S = !$ \overline{A} !$ . B + B . C.

 

Provas

Questão presente nas seguintes provas
3157089 Ano: 2013
Disciplina: TI - Organização e Arquitetura dos Computadores
Banca: CESPE / CEBRASPE
Orgão: MJSP
Provas:
A B C S
0 0 0 0
0 0 1 0
0 1 0 1
0 1 1 1
1 0 0 0
1 0 1 0
1 1 0 0
1 1 1 1

Considerando a tabela verdade de um circuito combinacional digital, com entradas A, B e C e saída S, apresentada acima, julgue o item seguinte.

É possível a implementação de um circuito que realize a função da tabela apresentada usando-se apenas portas NAND, ou usando-se apenas portas NOR.

 

Provas

Questão presente nas seguintes provas

Seja a seguinte instrução de máquina relativa a um processo em execução:

01011011000001110000

Trata-se de uma instrução que possui 20 bits de comprimento e dois operandos, sendo que o segundo é endereçado através do esquema base- deslocamento.

Tomando-se os bits da esquerda para a direita, de 0 a 19, a instrução possui os seguintes campos:

0-3: código da operação (0101).
4-5: endereço do registrador relativo ao 1º operando (10).

6-7: endereço do registrador- base relativo ao 2º operando (11).
8-19: deslocamento relativo ao 2º operando (000001110000).

Suponha que os valores armazenados nos 4 registradores gerais do processador no momento da decodificação da instrução acima sejam os seguintes:

R0: 0000000010010111
R1: 0000000000010011
R2: 0000000000100001
R3: 0000000000011000

Nesse cenário, qual será o endereço efetivo, na base hexadecimal, do segundo operando?

 

Provas

Questão presente nas seguintes provas

Um processador utiliza 16 bits para representar números inteiros através da técnica de complemento de dois.

Dois de seus registradores de propósito geral, ambos com 16 bits de largura, armazenam, respectivamente, os seguintes inteiros binários:

R1: 0000000000111100
R2: 1111111111011001

Qual será o resultado, na base decimal, da operação OU, bita-bit, que tenha como operandos os registradores Ri e R2?

 

Provas

Questão presente nas seguintes provas