Magna Concursos

Foram encontradas 50 questões.

3008812 Ano: 2019
Disciplina: TI - Redes de Computadores
Banca: IDECAN
Orgão: IF-PB

A construção de datacenters para abrigar clusters ou computadores em escala warehouse é um diferencial que as maiores empresas de T.I. da atualidade exploram em busca de fornecer o melhor serviço possível aos seus clientes. Entretanto, a simples união de vários servidores em um mesmo rack não traz apenas benefícios, mas também alguns desafios. Em especial, a hierarquia de memória se torna mais complexa, tendo impacto na latência de acesso aos dados. Considere um datacenter no qual a latência de acesso a uma célula de memória local em um servidor é 0,1 ms; o acesso a uma célula de memória de outro servidor no mesmo rack são 100 ms e o acesso a uma célula em um servidor em um rack diferente custa 300 ms. Qual a latência média considerando supondo que 90% dos acessos são locais, 9% são no rack mas em outros servidores e 1% está fora do rack?

 

Provas

Questão presente nas seguintes provas
3008811 Ano: 2019
Disciplina: TI - Redes de Computadores
Banca: IDECAN
Orgão: IF-PB

O texto a seguir se refere a uma das camadas do modelo de redes OSI (Open Systems Interconnection): “É o controlador de diálogo da rede. Ela estabelece, mantém e sincroniza a interação entre sistemas que se comunicam entre si.” A qual camada o texto se refere?

 

Provas

Questão presente nas seguintes provas

No projeto de arquiteturas e organização de computadores, as abordagens CISC e RISC representam filosofias diferentes em relação a quantidade de instruções, modos de endereçamento, especialização dos registradores, etc. Assinale a alternativa que representa uma diferença legítima entre as duas abordagens.

 

Provas

Questão presente nas seguintes provas

Enquanto a CPU a tem acesso direto aos registradores e memória principal, o controle da E/S requer estruturas de controle mais detalhadas, devido à assincronia entre a operação do processador e dos dispositivos de E/S, já que executam em uma diferença de velocidade muito maior. Uma das maneiras de tratar essa assincronia é usando interrupções. Assinale o cenário que representa o uso adequado para as técnicas de E/S existentes nos processadores modernos.

 

Provas

Questão presente nas seguintes provas
3008808 Ano: 2019
Disciplina: Engenharia Elétrica
Banca: IDECAN
Orgão: IF-PB

A equação da tensão para um sistema de transmissão de energia alternada é dado por !$ v(t) = V_{max} \sin (\omega t + \varphi ) !$, onde !$ V_{max} = 220 V !$. Qual o valor aproximado medido no multímetro?

 

Provas

Questão presente nas seguintes provas

Uma instrução da arquitetura de um processador moderno pode conter operandos que necessitem ser recuperados da memória principal. O modo de endereçamento é definido pelo o que o campo armazenado na referência do operando de fato representa, além de como deve ser tratado para que o valor esteja disponível. Assinale a alternativa que define de forma correta um dos possíveis modos de endereçamentos para um arquitetura de microprocessador.

 

Provas

Questão presente nas seguintes provas

A unidade de controle de um processador moderno controla a operação da CPU e, portanto, do computador como um todo. Na visão do desenvolvedor, uma instrução do processador tem caráter atômico, mas para a execução de uma instrução por uma unidade de controle várias etapas são necessárias. Nesse contexto, assinale a alternativa correta sobre a divisão de trabalho interna à unidade de controle.

 

Provas

Questão presente nas seguintes provas

Um determinado DAC de 8 bits tem uma saída com fundo de escala de 5 V e um erro de ± 10%. Qual é o intervalo de possíveis saídas para uma entrada binária de 10000000?

 

Provas

Questão presente nas seguintes provas

Sobre conversores A/D, assinale com “V”, caso verdadeira, e com “F”, caso falsa, as assertivas abaixo:

( ) Amostragem.

( ) Quantização.

( ) Teorema de Nyquist.

( ) Sinais SCL e SDA.

( ) Aliasing.

A sequência correta, obtida no sentido de cima para baixo, é:

 

Provas

Questão presente nas seguintes provas

O mapa de memória de uma EEPROM é mostrado na figura abaixo. Calcule o tamanho de cada bloco da EEPROM em bytes.

Enunciado 3427091-1

 

Provas

Questão presente nas seguintes provas